// Впереди - внезапно лекция на очень низовом уровне, погружаемся обратно в транзисторы, отсечки 0/1, энергопотребление и тд. Хз будет ли так постоянно но крепись

# Логические уровни, уровни напряжений, согласование уровней

### Двоичная логика

Почему все ЭВМ нынче на цифре? Так тупо проще

Логический уровень - одно из конечных состояний, в которых может находиться цифровой сигнал Они обычно задаются разностью потенциалов сигнал - земля, пускай и бывают другие стандарты (по типу дифференциальных передач, токовых петель и др.)

| Логический уровень                                           | Активный высокий (active-high) | Активный низкий (active-low) |
|--------------------------------------------------------------|--------------------------------|------------------------------|
| Лог. высокий                                                 | 1                              | 0                            |
| Лог. низкий                                                  | 0                              | 1                            |
| ^ как пример - на AVR LED включаются по фронту 0. Как второй |                                |                              |
| пример - нажатие на клавитуре засчитывается по 0             |                                |                              |

# Уровни напряжения

Логическим уровням соответствуют уровни напряжения. Простое приближение:

- Меньше порога 0 Больше порога - 1
- Появляется проблема близко к порогу может быть много переключений (ихих дребезг схемотехника 5

семестр), то есть по факту всё сложнее Дальше:

- TTL
- CMOS
- LVCMOS Low Voltage CMOP

TTL

TTL - Transistor-Transistor Logic - одна из первых технологий цифровой логики. Основана на биполярных транзисторах Pasted image 20250319104331%20darkmode.png

^ TTL-инвертор И-НЕ

Pasted image 20250319104440%20darkmode.png

^ То же самое, эквивалентная схема Если на выходной транзистор Q3 открывает, то на выходе 0. Если он закрыт, то неопределённое состояние

Pasted image 20250319105503%20darkmode.png

^ Схема с выходом totem-pole

Последняя схема в отличие от двух схем выше:

• Имеет 2 инвертора, соответственно ясен хер сложнее

Энергопотребление:

• На выходе значение 1 формируется принудительно, соответственно на выходе всегда либо 0 либо 1, неопределённых состояний не бывает

- Статическое: • TTL потребляет ток даже в статическом состоянии когда входы не меняются. Почему? Потому что биполярные транзисторы требует энергии даже в простое
- Стандартный TTL-вентиль потребляет 1-2 мА на каждый вход • Динамическое:
- При переключении TTL потребляет больше тока из-за перехоных процессов транзисторов, что
- особенно заметно на высоких частотах Быстродействие:

## • Задержка распространения - около 10-30нс из-за биполярных транзисторов

• Скорость переключения - TTL быстрее ранних CMOS (по типу 4000 серий), но уступает современным (по типу 74НС серии)

**CMOS** 

CMOS (Complementary Metal-Oxide-Semiconductor) - основана на использовании комплементарных пар MOSFETтранзисторов Pasted image 20250319110232%20darkmode.png

Pasted image 20250319110531%20darkmode.png

^ NAND Gate так для общего развития "Если Вам хочется всё по ГОСТу - откройте ГОСТ"

^ Инвертор (NOT-вентиль). По аналогии с totem-pole TTL, это в CMOS называется push-pull

С Хохлов 2025

Pasted image 20250319111127%20darkmode.png ^ push-pull vs открытый сток Преимущество CMOS - в статическом режиме почти не жрёт энергию, ибо один из транзивторов всегда закрыт

**CMOS** TTL Параметр около 0 (только утечка) 1-2 мА на вентиль Статическое потребление

| Быстродействие                                                                                                                                  | Высокое (в современных сериях) | Среднее                |  |  |
|-------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------|------------------------|--|--|
| Уровни напряжения                                                                                                                               | Широкий диапазон (1.8-5 В)     | 0-0.8 B (0), 2-5 B (1) |  |  |
| Помехоустойчивость                                                                                                                              | Высокая                        | Низкая                 |  |  |
| Потребление:                                                                                                                                    |                                |                        |  |  |
| <ul> <li>СМОЅ 74НСОО (лог. элемент И-НЕ) - 2.5 мкА в статике, 10 мА при 10 МГц</li> <li>ТТL 7400 - 10 мА в статике, 22 мА при 10 МГц</li> </ul> |                                |                        |  |  |

Динамическое потребление  $_{\mathsf{3aBucut}}$  от частоты  $P = C * V^2 *_f$ Зависит от тока переключения

- заряда/разряда ёмкости затвора ( $C_{gate}$ )
- $P_{dynamic} = C_{gate} * V^2 * f$ Как CMOS умудряется работать на высоких частотах?

• Уменьшение ёмкости затвора:

CMOS логика почти не потребляет в статике, но при переключении появляются динамические потери из-за

- Современные технологии (5-7 нм техпроцесс) минимизируют ёмкость завтора за счёт: • Уменьшения размеров транзисторов
  - $\circ$  Пример  $C_{gate}$  техпроцесса 5нм ниже чем  $C_{gate}$  техпроцесса 28нм на 30%-50% • Оптимизация схемотехники • Синхронный дизайн - тактовые сигналы синхронизируют переключение, минимизируя задержки

• Материалов с высокой подвижностью носителей (кремний-германий например)

- Конвейеризация Дифференциальные схемы - LVDS, Current-Mode Logic для уменьшения влияния шумов
- Снижение напряжения питания • Применение низковольтных технологий (LVCMOS, Low-Voltage CMOS), что снижает V, что снижает
- Предусилители и буферы • Буферные каскады ускоряют переключение, компенсируя задержки
- Примеры:

## Чипы 5G (28-39 ГГц), SerDes (up to 112 Gb/s) • Память

**LVCMOS** 

• Процессоры

• DDR5 - до 6.4 МГц, GDDR6 - до 20 МГц

Каким макаром низкий уровень сигнала?

работы на низких напряжениях

• Телекоммуникации

 $P_{dynamic}$ 

• Тактовые частоты до 5 ГГц (Intel Core i9, AMD Ryzen)

- ... модификация стандартной CMOS логики со низким уровнем сигнала и соответственно с более низким потреблением/нагревом/вольтажом
  - Снижение напряжения питания уровни лог. состояний пропорциональны напряжению питания
- Плюсы:

Использование MOSFET с малым напряжением отсечки - транзисторы проектируются для эффективной

• Энергоэффективность - см. формулу где-то выше: мощность потребления пропорциональна квадрату напряжения. Снижение вольтажа снижает энергопотребление в 2-4 раза по сравнению с 3.3 В

• Совместимость с современными технологиями - современные процы, память, ІоТ устройства все

используют низковолтные технологии • Высокая плотность элементов - меньшие размеры транзисторов и межсоединений -> на чипе умещается

• Меньший нагрев - логично, меньше частоты/напряжение - меньше тепла. Упрощает тепловые расчёты

Минусы:

- Чувствительном к шумам между логическими уровнями меньше пробел, что означает худшую помехозащищённость
- Требовательность к стабильности питания нужны точные источники напряжения/фильтрации • Ограниченная нагрузочная способность - низкий выходной ток требует буферов управления мощными нагрузками

На следующей лекции - LVDS

больше элементов